素早く問題を解いてInput⇔Outputを繰り返し!
会員レベル
ログイン
メンバーシップアカウント
会員レベル
ログイン
メンバーシップアカウント
HOME
Pure Storage FlashArray Architect
「Pure Storage FlashArray Architect」の記事一覧
コントローラのフェイルオーバーが発生した際、ホスト側でパスの切り替えを制御するソフトウェアはどれか。
マルチパスソフトウェアが、アクティブなパスからスタンバイまたは代替パスへトラフィックを誘導します。
2026年3月19日
DirectFlash Module(DFM)の内部構造において、ウェアレベリングを制御しているのはどれか。
Pureは一般的なSSDとは異なり、OS側(Purity)でフラッシュの摩耗を直接管理します。
2026年3月19日
Pure Storage REST APIにおいて、認証トークンを取得するために最初に使用するエンドポイントはどれか。
REST API 2.xでは、まずログインエンドポイントへアクセスしてセッショントークンを取得します。
2026年3月19日
ActiveClusterを構成する際、2つのアレイ間でL2延伸が推奨されるネットワークはどれか。
アレイ間の同期通信を行うレプリケーションネットワークは、同一サブネットでの接続が推奨されます。
2026年3月19日
Purityが実施する「Pattern Removal」が特に効果を発揮するデータタイプはどれか。
データの書き込み前にゼロなどの連続するパターンを検知して除外することで、容量を節約します。
2026年3月19日
ActiveDR環境において、レプリケーションの遅延状態を示す指標(RPO)はどこで確認するか。
Lag Timeは、ソースアレイとターゲットアレイの間でどれだけデータ転送が遅れているかを示します。
2026年3月19日
FlashArray//XLでサポートされる物理ポートの最大速度(2026年時点)はどれか。
最新のXLモデルでは、超高速ネットワークに対応するため100GbEや64G FCポートをサポートしています。
2026年3月19日
Purity/FAにおいて、書き込みデータがNVRAMに格納された後、実際にDFMへ書き込まれるプロセスを何と呼ぶか。
NVRAM上のデータは、整合性を保ちながらバックグラウンドでDirectFlash Moduleへデステージされます。
2026年3月19日
Pure1における「Meta」エンジンが学習データとして利用しているのはどれか。
世界中のアレイから収集された匿名のメタデータを使用して、高精度な予測分析を行います。
2026年3月19日
FlashArrayのハードウェア設計において、単一障害点(SPOF)を排除するために冗長化されていないものはどれか。
FlashArrayはミッドプレーンレス設計または冗長化により、あらゆる部品の単一障害点を排除しています。
2026年3月19日
投稿のページ送り
1
…
47
48
49
…
163