D/A変換器において、重み付け抵抗の精度誤差の影響を抑えるために、同一抵抗値のラダー構成を用いた回路はどれか。

2種類の抵抗値のみを使用することで、IC製造時の素子誤差の影響を最小限にする。